提升富满微 AC-DC 芯片自供电电路抗干扰能力,可从电路设计、滤波器应用、PCB 布局等方面入手,具体方法如下:
优化电路设计
- 选择合适调制方式:可采用脉宽调制(PWM)、脉频调制(PFM)相结合的调制方式,其兼具低噪音、高重载效率的优势,有助于提升抗干扰能力,不过成本相对较高,实现也更复杂。
- 保证反馈控制精度:设计时需将恒流电流误差控制在较小范围内,如 10% 以内,恒压电压误差控制在 5% 以内,确保电源芯片工作精度,减少因控制误差导致的干扰问题。
- 完善关键电路模块:优化欠压锁存电路设计,防止系统因 VCC 电压未达标而异常工作。同时,设计高精度的带隙基准电压源,为系统提供稳定参考电压,增强电路抗干扰能力。
合理使用滤波器
- 安装共模扼流圈:在电源线处安装共模扼流圈,可有效阻断共模干扰电流,减少共模干扰对自供电电路的影响。
- 添加差模电容:在火线 - 零线与地线之间跨接差模电容(X 电容),能消除共模干扰,提高电路的抗干扰性能。
- 使用铁氧体磁珠:对于高频噪声,可在合适位置串联铁氧体磁珠,将高频噪声吸收转化为热能,抑制辐射干扰。
优化 PCB 布局
- 合理分配地层和电源层:采用多层板设计,将地层和电源层合理分配,形成良好的电磁屏蔽,阻挡外部干扰入侵。
- 减少环路面积:尽量减小信号回路的面积,降低电磁感应,从而减少干扰的影响。
- 控制走线宽度:根据电流大小合理选择走线宽度,避免因电流过载产生电磁干扰。
- 添加去耦电容:在芯片电源引脚附近添加合适的去耦电容,平滑电源波动,减少电磁噪声。
其他措施
- 采用屏蔽技术:使用金属屏蔽罩将自供电电路的敏感部分进行屏蔽,减少电磁辐射和外界干扰。
- 优化接地设计:可采用单点接地或星型接地方式,减少地回路阻抗,降低地电位差引起的干扰。